Regelung von Schaltnetzteilen mit LTspice® und Python

LTspice Simulationen und Python Skripte für Modellbildung, analoge und digitale Regelung von Schaltnetzteilen

Hybrid
Teilen:
Hybrid

Regelung von Schaltnetzteilen mit LTspice® und Python

Das Seminar ist in vier Teile gegliedert und behandelt die Modellbildung, die analoge und die digitale Reglung von Schaltnetzteilen.

Zu Beginn werden im ersten Teil die notwendigen Elemente der Softwaretools kurz vorgestellt.

Im zweiten Teil wird die Modellbildung behandelt. Basierend auf den Modellen sind Zeit- und Frequenzbereichssimulationen möglich. Dabei werden Betriebszustände wie stromkontinuierlicher Betrieb und Lückbetrieb unterschieden, wie auch die Strukturen voltage-mode und current-mode. Neben den klassischen Übertragungsfunktionen werden die Einflüsse von Eingangsfiltern und Last angegeben. Zusätzlich werden softwarebasierende Frequenzganganalysen mit Hilfe von LTspice und Python angegeben. Angeleitete Simulationsübungen vertiefen die behandelten Themen.

Der dritte Teil bespricht die analoge Regelung von Schaltnetzteilen. Beginnend mit der Vorstellung von typischen Reglerschaltungen und deren Bauteilbestimmung werden Dimensionierungsverfahren für voltage-mode und currrent-mode Regelungen vorgestellt. Regelungen von Tiefsetzstellern verifizieren die Verfahren. Weitere Beispiele sind Regelungen von Sperrwandlern mit Potentialtrennung und eine Leistungsfaktorkorrektur. Bevor der softwaregestützte Entwurf in einer Übung vertieft wird, werden weitere Regelungsverfahren vorgestellt, wie z. B. Zustandsregelung, Hystereseregelung oder optimale Regelung.

Im letzten Teil wird die digitale Regelung besprochen. Zunächst werden Diskretisierungsverfahren nach dem Substitutionsprinzip und der z-Transformation vorgestellt. Zunächst wird die Regelung mit einem digitaliserten Regler vorgestellt. Danach wird ein Regler für eine digitalisierte Beschreibung eines Tiefsetzstellers mit dem Wurzelortsverfahren entworfen und verifiziert. Weiterhin werden spezielle Themen digitaler Regler wie Dead-Beat-Regelung, Wortlängeneffekte und Grenzzyklen angesprochen. Die Simulationsübung untermauert die dargestellten Inhalte.

Zum Thema

Software unterstützt heutzutage die moderne Elektronikentwicklung und wird vor allem bei Schaltungssimulation, die neben der Layouterstellung ein unverzichtbarer Bestandteil aktueller Entwicklungstätigkeit ist, eingesetzt. Innerhalb der breiten Palette an Schaltungssimulatoren und integrierten Hochsprachenentwicklungsumgebungen sind LTspice und Python sehr weit verbreitet. Dank der freien Verfügbarkeit werden sie von Industrie und Ausbildung gleichermaßen genutzt und überzeugen durch umfangreichen Hilfemöglichkeiten.
Dieses zweitägige Seminar setzt die aktuellen Softwareversionen von LTspice und Anaconda/Spyder ein, dessen Oberflächen auf die aktuelle Windowsversion aufbaut und lehrt den Teilnehmern die Modellierung, die analoge und digitale Regelung von Schaltnetzteilen. Die Themen werden anhand von Übungen durch die Teilnehmer untermauert. Hierzu wird eine Reihe von Modellen und Skripte zur Reglerentwurf mit Frequenzgängen bzw. Zeitbereichsuntersuchungen verwendet.

Zielsetzung

Das Seminar vermittelt aufbauend auf der Modellbildung von Schaltnetzteilen den Entwurf von analogen und digitalen Regelungen in anwendungsoptimierter Verwendung von LTspice und Python. Nach diesem Seminar können die Teilnehmer die vielfältigen Möglichkeiten von LTspice und Python, getrennt oder in Kombination, zur Reglerdimensionierung in unterschiedlichen Konfigurationen nutzen und zur Optimierung einsetzen.

Teilnehmerkreis

  • Techniker/-innen, Ingenieure/-innen, Mitarbeitende aus Entwicklung, Konstruktion, Fertigung und Applikation
  • Mitarbeitende aus der Schaltungsentwicklung und Halbleiterherstellung

Das Seminar ist besonders für folgende Branchen geeignet: Elektrotechnik, Mechatronik, Automotive, Industrieelektronik.

Programm

30.09.2025
09:00—17:00
Vorstellung der Software und Modellbildung
01.10.2025
08:30—16:00
Analoge und Digitale Regelung
Journal
Preise
Präsenz-Teilnahme
1.465,00 €*
HDT-Mitglieder
1.395,00 €*
Online-Teilnahme
1.465,00 €*
HDT-Mitglieder
1.395,00 €*

mehrwertsteuerfrei, einschließlich veranstaltungsgebundener digitaler Arbeitsunterlagen sowie Catering und Getränken bei Präsenz-Teilnahme

Termine
Essen
30.09.25—01.10.25
Auswählen
Ansprechpartner
Organisatorische Fragen:
info@hdt.de
+49 201 1803-1
Fachliche Fragen:
Dipl.-Ing. Bernd Hömberg
b.hoemberg@hdt.de
+49 201 1803-249

Infos zu unseren Veranstaltungen

Auf Wunsch konzipieren wir für Sie auch spezielle Online-Seminare nach Maß sowie virtuelle Inhouse-Seminare für Ihr Unternehmens­team.
Nutzen auch Sie die Sommermonate, um Ihr Wissen an ausgesuchten Veranstaltungsorten aufzufrischen oder sich neue Qualifikationen anzueignen. 

Ähnliche Schulungen

Präsenz
Funktionsweise, Analysearten, Komponenten, Einstellmöglichkeiten, Postprozessor, Anwendungen, Schaltungen, Simulation, Übungen
Hybrid-Seminar zur Funktionsweise und Anwendung des Simulationsprogramms LTspice® inklusive praxisorientierten Simulationsübungen
Termine
02.12.25–03.12.25
Orte
Regensburg
Präsenz
Analyse der Schaltung, Bauelemente, Leiterplatte und Simulation
Seminar zum EMV-Verhalten passiver Bauelemente und integrierter Bausteine über Einflussgrößen der Leiterplatte bis hin zum High-Speed-Design.
Termine
07.10.25–08.10.25
Orte
Regensburg
Präsenz
- Arbeitsweise und Optimierung von LTspice-Simulationsgestützte EMV-Analyse
Lernen Sie die vielfältigen Einsatzmöglichkeiten von LTspice® kennen und erfahren mehr über das Thema EMV-Simulation.
Termine
02.12.25–03.12.25
Orte
Regensburg
Präsenz
Sie erhalten beim Grundlagenseminar zur EMV das Grundverständnis, Ihr Produkt EMV-gerecht zu entwickeln und potentielle EMV-Probleme zu verhindern.
Termine
09.09.25–11.09.25
Orte
Regensburg
Teilnehmerdaten
 

Bitte tragen Sie die Daten für einen oder mehrerer Teilnehmer ein, um mit der Buchung fortzufahren.

Veranstaltung:

{EVENT_NAME}

Termin:

{EVENT_DATE}

Ort:

{EVENT_PLACE}